在數字系統中,使各部分在時(shí)間上協(xié)調動(dòng)作,
有一個(gè)統一的時(shí)間基準。用來(lái)產(chǎn)生時(shí)間基準信號的電路稱(chēng)為時(shí)基電路。555集成定時(shí)器
其中的一種。它是一種由模擬電路與數字電路組合而成的多功能的中規模集成組件,只要配少量的外部器件,便可很方便的組成觸發(fā)器、振蕩器等多種功能電路。
其獲得迅速發(fā)展和廣泛應用!栋鏅嗦暶鳎罕疚挠0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
555集成定時(shí)器的工作原理如下:如圖為其內部電路結構圖。整個(gè)電路
分壓器,比較器,基本RS觸發(fā)器和放電開(kāi)關(guān)四個(gè)部分!栋鏅嗦暶鳎罕疚挠0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
(1)分壓器 由三個(gè)5kΩ的電阻串聯(lián)組成分壓器,其上端接電源VCC(8端),下端接地(1端),為兩個(gè)比較器A1、A2提供基準電平。使比較器A1的“+”端接基準電平2VCC/3(5端),比較器A2的“-”端接VCC/3。在控制端(5端)外加控制電壓?梢愿淖儍蓚(gè)比較器的基準電平。不用外加控制電壓時(shí),
0.01μF的電容使5端交流接地,以旁路高頻干擾!栋鏅嗦暶鳎罕疚挠0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
《版權聲明:本文由0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
《版權聲明:本文由0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
(2)比較器A1、A7是兩個(gè)比較器。其“+”端是同相輸人端,“-”端是反相輸入端。比較器的靈敏度很高,當同相輸入端電平略大于反相端時(shí),其輸出端為高電平;反之,當同相輸入端電平略小于反相輸人端電平時(shí),其輸出端為低電平。
,當高電平觸發(fā)端(6端)的觸發(fā)電平大于2VCC/3時(shí),比較器A1的輸出為低電平;反之輸出為高電平。當低電平觸發(fā)端(2端)的觸發(fā)電平略小于VCC/3時(shí),比較器A2的輸出為低電平;反之,輸出為高電平!栋鏅嗦暶鳎罕疚挠0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
(3)基本RS觸發(fā)器 比較器A1和A2的輸出端基本RS觸發(fā)器的輸入端RD和SD.
,基本RS觸發(fā)器的
(3端的
)受6端和2端的輸入電平控制。圖中的4端是低電平復位端。在4端施加低電平時(shí),可以強制復位,使Q=0.平時(shí),將4端接電源VCC的正極!栋鏅嗦暶鳎罕疚挠0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
(4)放電開(kāi)關(guān)圖中晶體管VT構成放電開(kāi)關(guān),使用時(shí)將其集電極接正電源,基極接基本RS觸發(fā)器的Q端。當Q=0時(shí),VT截止;當Q=1時(shí),VT飽合導通?梢(jiàn)晶體管VT放電開(kāi)關(guān),其通斷
由觸發(fā)器的
決定!栋鏅嗦暶鳎罕疚挠0u2438cq.cn整理提供,部分內容來(lái)源于網(wǎng)絡(luò ),如有侵犯到你的權利請與我們聯(lián)系更正!
本文地址:http://0u2438cq.cn/dz/21/2011827205417.shtml
本文標簽:
猜你感興趣:
無(wú)